Fechar

1. Identificação
Tipo de ReferênciaResumo em Evento (Conference Proceedings)
Sitemtc-m21d.sid.inpe.br
Código do Detentorisadg {BR SPINPE} ibi 8JMKD3MGPCW/3DT298S
Identificador8JMKD3MGP3W34T/45MCD38
Repositóriosid.inpe.br/mtc-m21d/2021/10.28.12.46
Última Atualização2021:10.28.12.46.08 (UTC) administrator
Repositório de Metadadossid.inpe.br/mtc-m21d/2021/10.28.12.46.08
Última Atualização dos Metadados2022:08.07.03.53.47 (UTC) administrator
Chave SecundáriaINPE--PRE/
Chave de CitaçãoSoutoLima:2021:DeSiPT
TítuloDemodulador para sinais PTT-A3 do Argos em FPGA
FormatoOn-line
ProjetoDemodulador para sinais PTT-A3 do Argos em FPGA
Ano2021
Data de Acesso17 maio 2024
Tipo SecundárioPRE CN
Número de Arquivos1
Tamanho74 KiB
2. Contextualização
Autor1 Souto, Thiago Maia
2 Lima, José Marcelo Duarte
Grupo1
2 COENE-CGGO-INPE-MCTI-GOV-BR
Afiliação1 Universidade Federal do Rio Grande do Norte (UFRN)
2 Instituto Nacional de Pesquisas Espaciais (INPE)
Endereço de e-Mail do Autor1 thiagomaiasouto@gmail.com
2 jose.duarte@inpe.br
EditorRibeiro, Valéria Cristina dos Santos
Paulicena, Edésio Hernane
Almeida, Elton Kleiton Albuquerque de
Correia, Emilia
Souza, João Paulo Estevam de
Hey, Heyder
Escada, Paulo Augusto Sobral
Savonov, Roman Ivanovitch
Camayo Maita, Rosio del Pilar
Nome do EventoSeminário de Iniciação Científica e Iniciação em Desenvolvimento Tecnológico e Inovação (SICINPE)
Localização do Eventoon line
Data23 a 27 – ago
Editora (Publisher)Instituto Nacional de Pesquisas Espaciais (INPE)
Cidade da EditoraSão José dos Campos
Título do LivroResumos
Tipo TerciárioIniciação Científica
OrganizaçãoDivisão de Fomento a Pesquisa e Desenvolvimento (DIFPD)
Histórico (UTC)2021-10-28 13:28:55 :: simone -> administrator :: 2021
2022-01-04 01:42:26 :: administrator -> simone :: 2021
2022-03-02 20:38:15 :: simone -> administrator :: 2021
2022-08-07 03:53:47 :: administrator -> :: 2021
3. Conteúdo e estrutura
É a matriz ou uma cópia?é a matriz
Estágio do Conteúdoconcluido
Transferível1
Tipo de Versãopublisher
ResumoInicialmente o objetivo do trabalho era o desenvolvimento de um demodulador para sinais PTT-A3 do ARGOS-3 em FPGA para ser incorporado ao sistema Environmental Data Collector (EDC). No entanto, devido a identificação da necessidade de otimização de performance do EDC, o objetivo inicial passou a ser implementar melhorias na versão do demodulador para sinais PTT-A2 já existente no EDC. O EDC é a carga útil que habilita um satélite a fazer parte do sistema GLOBAL OPEN COLLECTING DATA SYSTEM (GOLDS) de coleta de dados por satélite de baixa órbita terrestre. O trabalho consistiu no estudo da linguagem de descrição de hardware Verilog e estudo da documentação do projeto existente até então. A partir da análise do projeto já existente notou-se a utilização de uma quantidade considerável de blocos lógicos para síntese lógica do bloco de memória FIFO, isto porque a síntese lógica não estava utilizando os blocos de memória já disponíveis na FPGA, ocasionando um desperdício de recursos. Com isso, a primeira tarefa consistiu na implementação em Verilog de um novo bloco de memória FIFO capaz de ser sintetizado a partir dos blocos de memória da FPGA. Uma das dificuldades que surgiram durante a execução do projeto foi a atualização do software de desenvolvimento que exigiu a criação de um novo projeto na versão mais recente do software e em testes posteriores para validação das configurações adotadas. Uma vez realizada todas as etapas de configuração do projeto houve a necessidade de ajuste de alguns dos parâmetros constituintes dos blocos responsáveis pelo processamento digital de sinais para integração com alterações realizadas no firmware. Para dar continuidade a esse projeto de Iniciação Científica estão programadas as atividades de: Implementar uma máscara de detecção com múltiplos níveis, Implementação de um filtro decimador de fator 2 e Automatização do testbench do EDC.
ÁreaCEA
Arranjo 1urlib.net > BDMCI > Fonds > Produção a partir de 2021 > CGGO > Demodulador para sinais...
Arranjo 2urlib.net > BDMCI > Fonds > Produção a partir de 2021 > COEPE > PIBIC/PIBITI 2021 > Demodulador para sinais...
Arranjo 3urlib.net > BDMCI > Fonds > Acervo PIBIC/PIBITI > PIBIC/PIBITI 2021 > Demodulador para sinais...
Conteúdo da Pasta docacessar
Conteúdo da Pasta sourcenão têm arquivos
Conteúdo da Pasta agreement
agreement.html 28/10/2021 09:46 1.0 KiB 
4. Condições de acesso e uso
URL dos dadoshttp://urlib.net/ibi/8JMKD3MGP3W34T/45MCD38
URL dos dados zipadoshttp://urlib.net/zip/8JMKD3MGP3W34T/45MCD38
Idiomapt
Arquivo AlvoThiago Maia Souto_Resumo.pdf
Grupo de Usuáriossimone
Grupo de Leitoresadministrator
simone
Visibilidadeshown
Permissão de Atualizaçãonão transferida
5. Fontes relacionadas
Unidades Imediatamente Superiores8JMKD3MGPCW/46KUBT5
8JMKD3MGPDW34P/478H5L5
Lista de Itens Citandosid.inpe.br/bibdigital/2022/04.03.22.35 12
sid.inpe.br/mtc-m16c/2022/07.08.19.08 5
Acervo Hospedeirourlib.net/www/2021/06.04.03.40
6. Notas
NotasBolsa PIBIC/PIBITI/INPE/CNPq.
Campos Vaziosarchivingpolicy archivist callnumber contenttype copyholder copyright creatorhistory descriptionlevel dissemination doi e-mailaddress edition isbn issn keywords label lineage mark mirrorrepository nextedition numberofvolumes orcid pages parameterlist parentrepositories previousedition previouslowerunit progress readpermission resumeid rightsholder schedulinginformation secondarydate secondarymark serieseditor session shorttitle sponsor subject tertiarymark type url volume


Fechar